KP305 SPICE Modell — NMOS MOSFET Parameter | KennLab

SPICE-Modellparameter für den KP305 (NMOS MOSFET): VTO=-1.2, KP=—. Quelle: KiCad-Spice-Library.


MOSFET · NMOS · USSR

Übersicht

Der KP305 ist ein NMOS MOSFET von USSR. Die Schwellenspannung (VTO) beträgt -1.2 V . Zusätzlich ist ein VDS-Parameter von 15 V hinterlegt.

Die nachfolgenden SPICE-Modellparameter stammen aus der Open-Source-Bibliothek KiCad-Spice-Library und lassen sich in vielen Faellen in LTSpice, ngspice oder QUCS einbinden. Ob ein Modell ohne Nacharbeit laeuft, haengt jedoch von Bibliothekseinbindung, Syntaxdetails und Simulatoroptionen ab. Das Modell verwendet das VDMOS/LEVEL-1 Format.

Ausgangskennlinienfeld (I_D vs V_DS)

Ausgangskennlinienfeld — KP305 V_DS [V] I_D [A] V_GS = 2V V_GS = 3V V_GS = 4V

Das Ausgangskennlinienfeld zeigt den Drainstrom I_D als Funktion der Drain-Source-Spannung V_DS für drei Gate-Spannungen. Der Übergang von der linearen zur Sättigungsregion laesst sich im Modell nachvollziehen. Nutzen Sie unseren MOSFET-Arbeitsbereich-Rechner für interaktive Analysen.

Einordnung & Anwendung

Typologie Feldeffekttransistor (MOSFET)
Polarität NMOS
Modell-Einordnung Niedrigere VTO-Einordnung
Gate-Schwellenspannung (VTO) Niedriger (-1.2 V)

Ein niedriger VTO-Wert (VTO = -1.2 V) kann im Modell auf ein früheres Einsetzen des Kanalstroms hindeuten. Für die Beurteilung einer 3.3V- oder 5V-Ansteuerung sind jedoch vor allem R_DS(on)-Kennwerte, Transferkurven, Stromniveau und Temperaturverhalten des konkreten Bauteils maßgeblich.

Hinweis: Diese Einordnung leitet sich aus wenigen SPICE-Kennwerten ab und ersetzt keine datenblatt-, thermik- oder schaltungsbezogene Eignungspruefung.

Gate-Kapazität & Treiberauslegung

Die eher geringe Eingangskapazität (CGS = 4.000 pF) deutet auf geringeren Umladebedarf hin. Ob eine direkte Ansteuerung ausreicht, hängt dennoch von Gate-Ladung, Pegelreserve, PWM-Frequenz und den zulässigen Schaltverlusten ab.

SPICE-Modellparameter

KP305 — MOSFET SPICE Parameter
ParameterSPICE-SchlüsselWert
Schwellenspannung VTO -1.2000V
Kanallängenmodulation LAMBDA 10.000 m1/V
Drain-Widerstand RD 20.0000Ω
Source-Widerstand RS 20.0000Ω
Gate-Widerstand RG 10.0000Ω
Max. Gate-Drain Kapazität CGDMAX 1.000 pF
Min. Gate-Drain Kapazität CGDMIN 380.000 fF
Gate-Source Kapazität CGS 4.000 pF
Sperrschichtkapazität CJO 10.000 pF
Transitzeit TT 720.000 ns
Sättigungsstrom IS 10.000 nA
Emissionskoeffizient N 1.0000
Max. Drain-Source Spannung VDS 15.0000V

SPICE .model Zeile

.model KP305 VDMOS(KP=3.8M (VTO=-1.2 LAMBDA=0.01 RD=20 RS=20 RG=10 CGDMAX=1e-12 CGDMIN=3.8e-13 CGS=4e-12 CJO=1e-11 TT=7.200000000000001e-7 IS=1e-8 N=1 RB=10 VDS=15 M=0.5 VJ=1)

Die obige Zeile kann in viele SPICE-Netzlisten (LTSpice, ngspice, QUCS) uebernommen werden. Vor dem produktiven Einsatz sollten Modellsyntax, Default-Temperaturen und Bibliothekspfade im verwendeten Simulator geprueft werden. Das Modell verwendet das VDMOS(KP=3.8M Format.

Hinweise zur Nutzung

1. Viele SPICE-Workflows starten mit einer nominalen Simulationstemperatur von 27°C. Massgeblich bleiben jedoch die Einstellungen des verwendeten Simulators (z.B. .temp, tnom) und die modellierten Temperaturkoeffizienten.

2. Kopieren Sie die .model-Zeile direkt in Ihre SPICE-Netzliste oder verwenden Sie unseren SPICE-Parameterextraktion Rechner.

3. Die Modellgenauigkeit kann je nach Hersteller-Charge variieren. Validieren Sie kritische Designs stets mit Datenblatt-Messungen.

MOSFET Arbeitsbereich Schnellrechner

NMOS-Parameter aus SPICE-Modell vorausgefüllt:

V
V
V
mA/V²
Id17.640 mA
BereichSättigung
Pd88.20 mW
Erweiterten MOSFET-Rechner öffnen →

Häufig gestellte Fragen

Was bedeutet VTO=-1.2V beim KP305?

VTO (Threshold Voltage) ist die modellierte Gate-Schwellenspannung, ab der im MOSFET-Modell Kanalstrom einsetzt. Beim KP305 liegt sie bei -1.2 V. Allein daraus laesst sich jedoch keine sichere Logic-Level-Aussage ableiten; dafuer sind vor allem R_DS(on)-Angaben, Transferkurven sowie Strom- und Temperaturbedingungen bei der tatsaechlichen Gate-Spannung relevant.

Kann ich den KP305 direkt in LTSpice verwenden?

Hauefig ja, aber nicht zwingend ohne Nacharbeit. Kopieren Sie die .model-Zeile aus der KiCad-Spice-Library in Ihre Netzliste und pruefen Sie Modellformat, Bibliothekseinbindung und Temperatur-/Optionsdefaults Ihres LTSpice-Setups. Das Modell verwendet das LEVEL-1-Format, das in vielen SPICE-Simulatoren grundsaetzlich bekannt ist.

Technologische Alternativen (NMOS)

Weitere Transistormodelle mit vergleichbarem Schwellenspannungs-Niveau (VTO):

Quellen und Referenzen

Methodik & Quellenprüfung

Inhalte basieren auf nachvollziehbaren Modellgleichungen, Normbezügen, Primärliteratur oder Hersteller-/Datenbankquellen. Quellenlinks wurden zuletzt am 3. April 2026 gegen offizielle Veröffentlichungen geprüft.