IXTH20N50D SPICE Modell — NMOS MOSFET Parameter | KennLab

SPICE-Modellparameter für den IXTH20N50D (NMOS MOSFET): VTO=-1.5, KP=1.9. Quelle: KiCad-Spice-Library.


MOSFET · NMOS

Übersicht

Der IXTH20N50D ist ein NMOS MOSFET . Die Schwellenspannung (VTO) beträgt -1.5 V .

Die nachfolgenden SPICE-Modellparameter stammen aus der Open-Source-Bibliothek KiCad-Spice-Library und lassen sich in vielen Faellen in LTSpice, ngspice oder QUCS einbinden. Ob ein Modell ohne Nacharbeit laeuft, haengt jedoch von Bibliothekseinbindung, Syntaxdetails und Simulatoroptionen ab. Das Modell verwendet das VDMOS/LEVEL-1 Format.

Ausgangskennlinienfeld (I_D vs V_DS)

Ausgangskennlinienfeld — IXTH20N50D V_DS [V] I_D [A] V_GS = 3V V_GS = 4V V_GS = 5V

Das Ausgangskennlinienfeld zeigt den Drainstrom I_D als Funktion der Drain-Source-Spannung V_DS für drei Gate-Spannungen. Der Übergang von der linearen zur Sättigungsregion laesst sich im Modell nachvollziehen. Nutzen Sie unseren MOSFET-Arbeitsbereich-Rechner für interaktive Analysen.

Einordnung & Anwendung

Typologie Feldeffekttransistor (MOSFET)
Polarität NMOS
Modell-Einordnung Niedrigere VTO-Einordnung
Gate-Schwellenspannung (VTO) Niedriger (-1.5 V)

Ein niedriger VTO-Wert (VTO = -1.5 V) kann im Modell auf ein früheres Einsetzen des Kanalstroms hindeuten. Für die Beurteilung einer 3.3V- oder 5V-Ansteuerung sind jedoch vor allem R_DS(on)-Kennwerte, Transferkurven, Stromniveau und Temperaturverhalten des konkreten Bauteils maßgeblich.

Hinweis: Diese Einordnung leitet sich aus wenigen SPICE-Kennwerten ab und ersetzt keine datenblatt-, thermik- oder schaltungsbezogene Eignungspruefung.

Gate-Kapazität & Treiberauslegung

Die relativ hohe Eingangskapazität (geschätzt/äquivalent CGS = 6.200 nF) weist auf erhöhten Umladebedarf am Gate hin. Für schnelle Flanken oder höhere PWM-Frequenzen ist daher oft ein dedizierter Gate-Treiber sinnvoll; der nötige Spitzenstrom hängt von Gate-Ladung, Taktfrequenz und gewünschter Flankenzeit ab.

SPICE-Modellparameter

IXTH20N50D — MOSFET SPICE Parameter
ParameterSPICE-SchlüsselWert
Schwellenspannung VTO -1.5000V
Transkonduktanzkoeffizient KP 1.9000A/V²
Kanallängenmodulation LAMBDA 4.000 m1/V
Drain-Widerstand RD .222Ω
Source-Widerstand RS 1.000 mΩ
Gate-Widerstand RG 10.000 mΩ
RDS(on) Widerstand RDS 20.00 MΩ
Max. Gate-Drain Kapazität CGDMAX 900.000 pF
Min. Gate-Drain Kapazität CGDMIN 80.000 pF
Gate-Source Kapazität CGS 6.200 nF
Sperrschichtkapazität CJO 4.900 nF
Sättigungsstrom IS 1.370 µA
Emissionskoeffizient N 2.0000

SPICE .model Zeile

.model IXTH20N50D VDMOS (VTO=-1.5 KP=1.9 LAMBDA=0.004 RD=.222 RS=0.001 RG=0.01 RDS=20000000 CGDMAX=9e-10 CGDMIN=8e-11 CGS=6.2e-9 CJO=4.900000000000001e-9 IS=0.00000137 N=2 A=1 M=1.5 VJ=2.6)

Die obige Zeile kann in viele SPICE-Netzlisten (LTSpice, ngspice, QUCS) uebernommen werden. Vor dem produktiven Einsatz sollten Modellsyntax, Default-Temperaturen und Bibliothekspfade im verwendeten Simulator geprueft werden. Das Modell verwendet das VDMOS Format.

Hinweise zur Nutzung

1. Viele SPICE-Workflows starten mit einer nominalen Simulationstemperatur von 27°C. Massgeblich bleiben jedoch die Einstellungen des verwendeten Simulators (z.B. .temp, tnom) und die modellierten Temperaturkoeffizienten.

2. Kopieren Sie die .model-Zeile direkt in Ihre SPICE-Netzliste oder verwenden Sie unseren SPICE-Parameterextraktion Rechner.

3. Die Modellgenauigkeit kann je nach Hersteller-Charge variieren. Validieren Sie kritische Designs stets mit Datenblatt-Messungen.

MOSFET Arbeitsbereich Schnellrechner

NMOS-Parameter aus SPICE-Modell vorausgefüllt:

V
V
V
mA/V²
Id19.237 mA
BereichSättigung
Pd96.19 mW
Erweiterten MOSFET-Rechner öffnen →

Häufig gestellte Fragen

Was bedeutet VTO=-1.5V beim IXTH20N50D?

VTO (Threshold Voltage) ist die modellierte Gate-Schwellenspannung, ab der im MOSFET-Modell Kanalstrom einsetzt. Beim IXTH20N50D liegt sie bei -1.5 V. Allein daraus laesst sich jedoch keine sichere Logic-Level-Aussage ableiten; dafuer sind vor allem R_DS(on)-Angaben, Transferkurven sowie Strom- und Temperaturbedingungen bei der tatsaechlichen Gate-Spannung relevant.

Kann ich den IXTH20N50D direkt in LTSpice verwenden?

Hauefig ja, aber nicht zwingend ohne Nacharbeit. Kopieren Sie die .model-Zeile aus der KiCad-Spice-Library in Ihre Netzliste und pruefen Sie Modellformat, Bibliothekseinbindung und Temperatur-/Optionsdefaults Ihres LTSpice-Setups. Das Modell verwendet das VDMOS-Format, das in vielen SPICE-Simulatoren grundsaetzlich bekannt ist.

Technologische Alternativen (NMOS)

Weitere Transistormodelle mit vergleichbarem Schwellenspannungs-Niveau (VTO):

Quellen und Referenzen

Methodik & Quellenprüfung

Inhalte basieren auf nachvollziehbaren Modellgleichungen, Normbezügen, Primärliteratur oder Hersteller-/Datenbankquellen. Quellenlinks wurden zuletzt am 3. April 2026 gegen offizielle Veröffentlichungen geprüft.