SI7686DP SPICE Modell — NMOS MOSFET Parameter | KennLab

SPICE-Modellparameter für den SI7686DP (NMOS MOSFET): VTO=2.77, KP=101.2. Quelle: KiCad-Spice-Library.


MOSFET · NMOS · Siliconix

Übersicht

Der SI7686DP ist ein NMOS MOSFET von Siliconix. Die Schwellenspannung (VTO) beträgt 2.77 V ; das Modell führt zudem einen RON-Wert von 8.000 mΩ. Zusätzlich ist ein VDS-Parameter von 30 V hinterlegt.

Die nachfolgenden SPICE-Modellparameter stammen aus der Open-Source-Bibliothek KiCad-Spice-Library und lassen sich in vielen Faellen in LTSpice, ngspice oder QUCS einbinden. Ob ein Modell ohne Nacharbeit laeuft, haengt jedoch von Bibliothekseinbindung, Syntaxdetails und Simulatoroptionen ab. Das Modell verwendet das VDMOS/LEVEL-1 Format.

Ausgangskennlinienfeld (I_D vs V_DS)

Ausgangskennlinienfeld — SI7686DP V_DS [V] I_D [A] V_GS = 4V V_GS = 5V V_GS = 6V

Das Ausgangskennlinienfeld zeigt den Drainstrom I_D als Funktion der Drain-Source-Spannung V_DS für drei Gate-Spannungen. Der Übergang von der linearen zur Sättigungsregion laesst sich im Modell nachvollziehen. Nutzen Sie unseren MOSFET-Arbeitsbereich-Rechner für interaktive Analysen.

Einordnung & Anwendung

Typologie Feldeffekttransistor (MOSFET)
Polarität NMOS
Modell-Einordnung Mittlere VTO-Einordnung
Gate-Schwellenspannung (VTO) Mittel (2.77 V)

VTO = 2.77 V liegt in einem mittleren Bereich. Das Modell deutet damit eher auf klassische Gate-Treiber-Spannungen hin, ersetzt aber keine Prüfung der R_DS(on)-Angaben bei der tatsächlich verfügbaren Gate-Spannung, der Strombelastung und des sicheren Arbeitsbereichs.

Hinweis: Diese Einordnung leitet sich aus wenigen SPICE-Kennwerten ab und ersetzt keine datenblatt-, thermik- oder schaltungsbezogene Eignungspruefung.

SPICE-Modellparameter

SI7686DP — MOSFET SPICE Parameter
ParameterSPICE-SchlüsselWert
Schwellenspannung VTO 2.7700V
Transkonduktanzkoeffizient KP 101.2000A/V²
Kanallängenmodulation LAMBDA .011/V
Drain-Widerstand RD 4.000 mΩ
Source-Widerstand RS 1.600 mΩ
Drain-Source On-Widerstand RON 8.000 mΩ
Max. Gate-Drain Kapazität CGDMAX .8nF
Min. Gate-Drain Kapazität CGDMIN .1nF
Gate-Source Kapazität CGS .65nF
Sperrschichtkapazität CJO .6nF
Transitzeit TT 60.000 ns
Sättigungsstrom IS .92fA
Emissionskoeffizient N .824
Gate Ladung QG 17.000 nC
Max. Drain-Source Spannung VDS 30.0000V

SPICE .model Zeile

.model SI7686DP VDMOS(RG=.8 (VTO=2.77 KP=101.2 LAMBDA=.01 RD=0.004 RS=0.0016 CGDMAX=.8n CGDMIN=.1n CGS=.65n CJO=.6n TT=6.000000000000001e-8 IS=.92f N=.824 RB=0.002 RON=0.008 QG=1.7e-8 VDS=30)

Die obige Zeile kann in viele SPICE-Netzlisten (LTSpice, ngspice, QUCS) uebernommen werden. Vor dem produktiven Einsatz sollten Modellsyntax, Default-Temperaturen und Bibliothekspfade im verwendeten Simulator geprueft werden. Das Modell verwendet das VDMOS(RG=.8 Format.

Hinweise zur Nutzung

1. Viele SPICE-Workflows starten mit einer nominalen Simulationstemperatur von 27°C. Massgeblich bleiben jedoch die Einstellungen des verwendeten Simulators (z.B. .temp, tnom) und die modellierten Temperaturkoeffizienten.

2. Kopieren Sie die .model-Zeile direkt in Ihre SPICE-Netzliste oder verwenden Sie unseren SPICE-Parameterextraktion Rechner.

3. Die Modellgenauigkeit kann je nach Hersteller-Charge variieren. Validieren Sie kritische Designs stets mit Datenblatt-Messungen.

MOSFET Arbeitsbereich Schnellrechner

NMOS-Parameter aus SPICE-Modell vorausgefüllt:

V
V
V
mA/V²
Id2.677 mA
BereichSättigung
Pd13.38 mW
Erweiterten MOSFET-Rechner öffnen →

Häufig gestellte Fragen

Was bedeutet VTO=2.77V beim SI7686DP?

VTO (Threshold Voltage) ist die modellierte Gate-Schwellenspannung, ab der im MOSFET-Modell Kanalstrom einsetzt. Beim SI7686DP liegt sie bei 2.77 V. Allein daraus laesst sich jedoch keine sichere Logic-Level-Aussage ableiten; dafuer sind vor allem R_DS(on)-Angaben, Transferkurven sowie Strom- und Temperaturbedingungen bei der tatsaechlichen Gate-Spannung relevant.

Kann ich den SI7686DP direkt in LTSpice verwenden?

Hauefig ja, aber nicht zwingend ohne Nacharbeit. Kopieren Sie die .model-Zeile aus der KiCad-Spice-Library in Ihre Netzliste und pruefen Sie Modellformat, Bibliothekseinbindung und Temperatur-/Optionsdefaults Ihres LTSpice-Setups. Das Modell verwendet das LEVEL-1-Format, das in vielen SPICE-Simulatoren grundsaetzlich bekannt ist.

Modelle mit niedrigerem modelliertem RDS(on)

Folgende Modelle liegen in ähnlichen Grundkategorien, zeigen im jeweiligen SPICE-Modell jedoch abweichende BF- bzw. RDS(on)-Tendenzen:

Technologische Alternativen (NMOS)

Weitere Transistormodelle mit vergleichbarem Schwellenspannungs-Niveau (VTO):

Quellen und Referenzen

Methodik & Quellenprüfung

Inhalte basieren auf nachvollziehbaren Modellgleichungen, Normbezügen, Primärliteratur oder Hersteller-/Datenbankquellen. Quellenlinks wurden zuletzt am 3. April 2026 gegen offizielle Veröffentlichungen geprüft.