KP912 SPICE Modell — NMOS MOSFET Parameter | KennLab

SPICE-Modellparameter für den KP912 (NMOS MOSFET): VTO=3.7441, KP=—. Quelle: KiCad-Spice-Library.


MOSFET · NMOS · USSR

Übersicht

Der KP912 ist ein NMOS MOSFET von USSR. Die Schwellenspannung (VTO) beträgt 3.7441 V .

Die nachfolgenden SPICE-Modellparameter stammen aus der Open-Source-Bibliothek KiCad-Spice-Library und lassen sich in vielen Faellen in LTSpice, ngspice oder QUCS einbinden. Ob ein Modell ohne Nacharbeit laeuft, haengt jedoch von Bibliothekseinbindung, Syntaxdetails und Simulatoroptionen ab. Das Modell verwendet das VDMOS/LEVEL-1 Format.

Ausgangskennlinienfeld (I_D vs V_DS)

Ausgangskennlinienfeld — KP912 V_DS [V] I_D [A] V_GS = 5V V_GS = 6V V_GS = 7V

Das Ausgangskennlinienfeld zeigt den Drainstrom I_D als Funktion der Drain-Source-Spannung V_DS für drei Gate-Spannungen. Der Übergang von der linearen zur Sättigungsregion laesst sich im Modell nachvollziehen. Nutzen Sie unseren MOSFET-Arbeitsbereich-Rechner für interaktive Analysen.

Einordnung & Anwendung

Typologie Feldeffekttransistor (MOSFET)
Polarität NMOS
Modell-Einordnung Mittlere VTO-Einordnung
Gate-Schwellenspannung (VTO) Mittel (3.7441 V)

VTO = 3.7441 V liegt in einem mittleren Bereich. Das Modell deutet damit eher auf klassische Gate-Treiber-Spannungen hin, ersetzt aber keine Prüfung der R_DS(on)-Angaben bei der tatsächlich verfügbaren Gate-Spannung, der Strombelastung und des sicheren Arbeitsbereichs.

Hinweis: Diese Einordnung leitet sich aus wenigen SPICE-Kennwerten ab und ersetzt keine datenblatt-, thermik- oder schaltungsbezogene Eignungspruefung.

Hinweis: Dieses SPICE-Modell ist mit 9 Parametern relativ einfach gehalten (viele hersteller- oder werkzeugseitige Produktionsmodelle enthalten deutlich mehr Parameter). Es kann fuer funktionale Grundsatzsimulationen wie DC-Arbeitspunkt oder grobes Schalterverhalten nuetzlich sein; die Abbildung von AC-Eigenschaften, Schaltzeiten oder extremem Temperaturverhalten ist jedoch eingeschraenkt.

SPICE-Modellparameter

KP912 — MOSFET SPICE Parameter
ParameterSPICE-SchlüsselWert
Schwellenspannung VTO 3.7441V
Kanallängenmodulation LAMBDA 50.000 m1/V
Drain-Widerstand RD 775.168 mΩ
Source-Widerstand RS 269.513 mΩ
RDS(on) Widerstand RDS 1.00 MΩ

SPICE .model Zeile

.model KP912 NMOS (VTO=3.7441 LAMBDA=0.05 RD=0.775168 RS=0.269513 RDS=1000000 CGSO=6.17586e-10 CGDO=6.17586e-10 L=0.000002 W=0.222016)

Die obige Zeile kann in viele SPICE-Netzlisten (LTSpice, ngspice, QUCS) uebernommen werden. Vor dem produktiven Einsatz sollten Modellsyntax, Default-Temperaturen und Bibliothekspfade im verwendeten Simulator geprueft werden. Das Modell verwendet das NMOS Format.

Hinweise zur Nutzung

1. Viele SPICE-Workflows starten mit einer nominalen Simulationstemperatur von 27°C. Massgeblich bleiben jedoch die Einstellungen des verwendeten Simulators (z.B. .temp, tnom) und die modellierten Temperaturkoeffizienten.

2. Kopieren Sie die .model-Zeile direkt in Ihre SPICE-Netzliste oder verwenden Sie unseren SPICE-Parameterextraktion Rechner.

3. Die Modellgenauigkeit kann je nach Hersteller-Charge variieren. Validieren Sie kritische Designs stets mit Datenblatt-Messungen.

MOSFET Arbeitsbereich Schnellrechner

NMOS-Parameter aus SPICE-Modell vorausgefüllt:

V
V
V
mA/V²
Id0.000 mA
BereichSperrbereich
Pd0.00 mW
Erweiterten MOSFET-Rechner öffnen →

Häufig gestellte Fragen

Was bedeutet VTO=3.7441V beim KP912?

VTO (Threshold Voltage) ist die modellierte Gate-Schwellenspannung, ab der im MOSFET-Modell Kanalstrom einsetzt. Beim KP912 liegt sie bei 3.7441 V. Allein daraus laesst sich jedoch keine sichere Logic-Level-Aussage ableiten; dafuer sind vor allem R_DS(on)-Angaben, Transferkurven sowie Strom- und Temperaturbedingungen bei der tatsaechlichen Gate-Spannung relevant.

Kann ich den KP912 direkt in LTSpice verwenden?

Hauefig ja, aber nicht zwingend ohne Nacharbeit. Kopieren Sie die .model-Zeile aus der KiCad-Spice-Library in Ihre Netzliste und pruefen Sie Modellformat, Bibliothekseinbindung und Temperatur-/Optionsdefaults Ihres LTSpice-Setups. Das Modell verwendet das LEVEL-1-Format, das in vielen SPICE-Simulatoren grundsaetzlich bekannt ist.

Modelle mit niedrigerem modelliertem RDS(on)

Folgende Modelle liegen in ähnlichen Grundkategorien, zeigen im jeweiligen SPICE-Modell jedoch abweichende BF- bzw. RDS(on)-Tendenzen:

Technologische Alternativen (NMOS)

Weitere Transistormodelle mit vergleichbarem Schwellenspannungs-Niveau (VTO):

Quellen und Referenzen

Methodik & Quellenprüfung

Inhalte basieren auf nachvollziehbaren Modellgleichungen, Normbezügen, Primärliteratur oder Hersteller-/Datenbankquellen. Quellenlinks wurden zuletzt am 3. April 2026 gegen offizielle Veröffentlichungen geprüft.