KP505A SPICE Modell — NMOS MOSFET Parameter | KennLab

SPICE-Modellparameter für den KP505A (NMOS MOSFET): VTO=1.7, KP=—. Quelle: KiCad-Spice-Library.


MOSFET · NMOS · USSR

Übersicht

Der KP505A ist ein NMOS MOSFET von USSR. Die Schwellenspannung (VTO) beträgt 1.7 V ; das Modell führt zudem einen RON-Wert von 300.000 mΩ. Zusätzlich ist ein VDS-Parameter von 50 V hinterlegt.

Die nachfolgenden SPICE-Modellparameter stammen aus der Open-Source-Bibliothek KiCad-Spice-Library und lassen sich in vielen Faellen in LTSpice, ngspice oder QUCS einbinden. Ob ein Modell ohne Nacharbeit laeuft, haengt jedoch von Bibliothekseinbindung, Syntaxdetails und Simulatoroptionen ab. Das Modell verwendet das VDMOS/LEVEL-1 Format.

Ausgangskennlinienfeld (I_D vs V_DS)

Ausgangskennlinienfeld — KP505A V_DS [V] I_D [A] V_GS = 3V V_GS = 4V V_GS = 5V

Das Ausgangskennlinienfeld zeigt den Drainstrom I_D als Funktion der Drain-Source-Spannung V_DS für drei Gate-Spannungen. Der Übergang von der linearen zur Sättigungsregion laesst sich im Modell nachvollziehen. Nutzen Sie unseren MOSFET-Arbeitsbereich-Rechner für interaktive Analysen.

Einordnung & Anwendung

Typologie Feldeffekttransistor (MOSFET)
Polarität NMOS
Modell-Einordnung Niedrigere VTO-Einordnung
Gate-Schwellenspannung (VTO) Niedriger (1.7 V)

Ein niedriger VTO-Wert (VTO = 1.7 V) kann im Modell auf ein früheres Einsetzen des Kanalstroms hindeuten. Für die Beurteilung einer 3.3V- oder 5V-Ansteuerung sind jedoch vor allem R_DS(on)-Kennwerte, Transferkurven, Stromniveau und Temperaturverhalten des konkreten Bauteils maßgeblich.

Hinweis: Diese Einordnung leitet sich aus wenigen SPICE-Kennwerten ab und ersetzt keine datenblatt-, thermik- oder schaltungsbezogene Eignungspruefung.

Gate-Kapazität & Treiberauslegung

Die eher geringe Eingangskapazität (CGS = 285.000 pF) deutet auf geringeren Umladebedarf hin. Ob eine direkte Ansteuerung ausreicht, hängt dennoch von Gate-Ladung, Pegelreserve, PWM-Frequenz und den zulässigen Schaltverlusten ab.

SPICE-Modellparameter

KP505A — MOSFET SPICE Parameter
ParameterSPICE-SchlüsselWert
Schwellenspannung VTO 1.7000V
Kanallängenmodulation LAMBDA 50.000 m1/V
Drain-Widerstand RD 4.000 mΩ
Source-Widerstand RS 50.000 mΩ
Gate-Widerstand RG 100.0000Ω
Drain-Source On-Widerstand RON 300.000 mΩ
RDS(on) Widerstand RDS 300.00 MΩ
Max. Gate-Drain Kapazität CGDMAX 202.000 pF
Min. Gate-Drain Kapazität CGDMIN 5.000 pF
Gate-Source Kapazität CGS 285.000 pF
Sperrschichtkapazität CJO 185.000 pF
Transitzeit TT 720.000 ns
Sättigungsstrom IS 10.000 pA
Emissionskoeffizient N 1.2000
Max. Drain-Source Spannung VDS 50.0000V

SPICE .model Zeile

.model KP505A VDMOS(KP=3 (VTO=1.7 LAMBDA=0.05 RD=0.004 RS=0.05 RG=100 RDS=300000000 CGDMAX=2.02e-10 CGDMIN=5e-12 CGS=2.85e-10 CJO=1.85e-10 TT=7.200000000000001e-7 IS=1e-11 N=1.2 RB=0.21 RON=0.3 VDS=50 A=0.25 M=0.368 VJ=1.77)

Die obige Zeile kann in viele SPICE-Netzlisten (LTSpice, ngspice, QUCS) uebernommen werden. Vor dem produktiven Einsatz sollten Modellsyntax, Default-Temperaturen und Bibliothekspfade im verwendeten Simulator geprueft werden. Das Modell verwendet das VDMOS(KP=3 Format.

Hinweise zur Nutzung

1. Viele SPICE-Workflows starten mit einer nominalen Simulationstemperatur von 27°C. Massgeblich bleiben jedoch die Einstellungen des verwendeten Simulators (z.B. .temp, tnom) und die modellierten Temperaturkoeffizienten.

2. Kopieren Sie die .model-Zeile direkt in Ihre SPICE-Netzliste oder verwenden Sie unseren SPICE-Parameterextraktion Rechner.

3. Die Modellgenauigkeit kann je nach Hersteller-Charge variieren. Validieren Sie kritische Designs stets mit Datenblatt-Messungen.

MOSFET Arbeitsbereich Schnellrechner

NMOS-Parameter aus SPICE-Modell vorausgefüllt:

V
V
V
mA/V²
Id1.690 mA
BereichSättigung
Pd8.45 mW
Erweiterten MOSFET-Rechner öffnen →

Häufig gestellte Fragen

Was bedeutet VTO=1.7V beim KP505A?

VTO (Threshold Voltage) ist die modellierte Gate-Schwellenspannung, ab der im MOSFET-Modell Kanalstrom einsetzt. Beim KP505A liegt sie bei 1.7 V. Allein daraus laesst sich jedoch keine sichere Logic-Level-Aussage ableiten; dafuer sind vor allem R_DS(on)-Angaben, Transferkurven sowie Strom- und Temperaturbedingungen bei der tatsaechlichen Gate-Spannung relevant.

Kann ich den KP505A direkt in LTSpice verwenden?

Hauefig ja, aber nicht zwingend ohne Nacharbeit. Kopieren Sie die .model-Zeile aus der KiCad-Spice-Library in Ihre Netzliste und pruefen Sie Modellformat, Bibliothekseinbindung und Temperatur-/Optionsdefaults Ihres LTSpice-Setups. Das Modell verwendet das LEVEL-1-Format, das in vielen SPICE-Simulatoren grundsaetzlich bekannt ist.

Modelle mit niedrigerem modelliertem RDS(on)

Folgende Modelle liegen in ähnlichen Grundkategorien, zeigen im jeweiligen SPICE-Modell jedoch abweichende BF- bzw. RDS(on)-Tendenzen:

Technologische Alternativen (NMOS)

Weitere Transistormodelle mit vergleichbarem Schwellenspannungs-Niveau (VTO):

Quellen und Referenzen

Methodik & Quellenprüfung

Inhalte basieren auf nachvollziehbaren Modellgleichungen, Normbezügen, Primärliteratur oder Hersteller-/Datenbankquellen. Quellenlinks wurden zuletzt am 3. April 2026 gegen offizielle Veröffentlichungen geprüft.