IXTP6N100D2 SPICE Modell — NMOS MOSFET Parameter | KennLab

SPICE-Modellparameter für den IXTP6N100D2 (NMOS MOSFET): VTO=-2.7, KP=—. Quelle: KiCad-Spice-Library.


MOSFET · NMOS

Übersicht

Der IXTP6N100D2 ist ein NMOS MOSFET . Die Schwellenspannung (VTO) beträgt -2.7 V .

Die nachfolgenden SPICE-Modellparameter stammen aus der Open-Source-Bibliothek KiCad-Spice-Library und lassen sich in vielen Faellen in LTSpice, ngspice oder QUCS einbinden. Ob ein Modell ohne Nacharbeit laeuft, haengt jedoch von Bibliothekseinbindung, Syntaxdetails und Simulatoroptionen ab. Das Modell verwendet das VDMOS/LEVEL-1 Format.

Ausgangskennlinienfeld (I_D vs V_DS)

Ausgangskennlinienfeld — IXTP6N100D2 V_DS [V] I_D [A] V_GS = 4V V_GS = 5V V_GS = 6V

Das Ausgangskennlinienfeld zeigt den Drainstrom I_D als Funktion der Drain-Source-Spannung V_DS für drei Gate-Spannungen. Der Übergang von der linearen zur Sättigungsregion laesst sich im Modell nachvollziehen. Nutzen Sie unseren MOSFET-Arbeitsbereich-Rechner für interaktive Analysen.

Einordnung & Anwendung

Typologie Feldeffekttransistor (MOSFET)
Polarität NMOS
Modell-Einordnung Mittlere VTO-Einordnung
Gate-Schwellenspannung (VTO) Mittel (-2.7 V)

VTO = -2.7 V liegt in einem mittleren Bereich. Das Modell deutet damit eher auf klassische Gate-Treiber-Spannungen hin, ersetzt aber keine Prüfung der R_DS(on)-Angaben bei der tatsächlich verfügbaren Gate-Spannung, der Strombelastung und des sicheren Arbeitsbereichs.

Hinweis: Diese Einordnung leitet sich aus wenigen SPICE-Kennwerten ab und ersetzt keine datenblatt-, thermik- oder schaltungsbezogene Eignungspruefung.

Gate-Kapazität & Treiberauslegung

Die relativ hohe Eingangskapazität (geschätzt/äquivalent CGS = 2.915 nF) weist auf erhöhten Umladebedarf am Gate hin. Für schnelle Flanken oder höhere PWM-Frequenzen ist daher oft ein dedizierter Gate-Treiber sinnvoll; der nötige Spitzenstrom hängt von Gate-Ladung, Taktfrequenz und gewünschter Flankenzeit ab.

SPICE-Modellparameter

IXTP6N100D2 — MOSFET SPICE Parameter
ParameterSPICE-SchlüsselWert
Schwellenspannung VTO -2.7000V
Kanallängenmodulation LAMBDA 30.000 m1/V
Drain-Widerstand RD 1.3000Ω
Source-Widerstand RS 100.000 mΩ
Gate-Widerstand RG 1.0000Ω
Max. Gate-Drain Kapazität CGDMAX 3.000 nF
Min. Gate-Drain Kapazität CGDMIN 2.000 pF
Gate-Source Kapazität CGS 2.915 nF
Sperrschichtkapazität CJO 3.200 nF
Transitzeit TT 1.371 µs
Sättigungsstrom IS 21.300 nA
Emissionskoeffizient N 1.5640

SPICE .model Zeile

.model IXTP6N100D2 VDMOS(KP=2.9 (VTO=-2.7 LAMBDA=0.03 RD=1.3 RS=0.1 RG=1 CGDMAX=3e-9 CGDMIN=2e-12 CGS=2.915e-9 CJO=3.2e-9 TT=0.000001371 IS=2.13e-8 N=1.564 RB=0.0038 A=1 M=0.548 VJ=0.1)

Die obige Zeile kann in viele SPICE-Netzlisten (LTSpice, ngspice, QUCS) uebernommen werden. Vor dem produktiven Einsatz sollten Modellsyntax, Default-Temperaturen und Bibliothekspfade im verwendeten Simulator geprueft werden. Das Modell verwendet das VDMOS(KP=2.9 Format.

Hinweise zur Nutzung

1. Viele SPICE-Workflows starten mit einer nominalen Simulationstemperatur von 27°C. Massgeblich bleiben jedoch die Einstellungen des verwendeten Simulators (z.B. .temp, tnom) und die modellierten Temperaturkoeffizienten.

2. Kopieren Sie die .model-Zeile direkt in Ihre SPICE-Netzliste oder verwenden Sie unseren SPICE-Parameterextraktion Rechner.

3. Die Modellgenauigkeit kann je nach Hersteller-Charge variieren. Validieren Sie kritische Designs stets mit Datenblatt-Messungen.

MOSFET Arbeitsbereich Schnellrechner

NMOS-Parameter aus SPICE-Modell vorausgefüllt:

V
V
V
mA/V²
Id32.000 mA
BereichLinear
Pd160.00 mW
Erweiterten MOSFET-Rechner öffnen →

Häufig gestellte Fragen

Was bedeutet VTO=-2.7V beim IXTP6N100D2?

VTO (Threshold Voltage) ist die modellierte Gate-Schwellenspannung, ab der im MOSFET-Modell Kanalstrom einsetzt. Beim IXTP6N100D2 liegt sie bei -2.7 V. Allein daraus laesst sich jedoch keine sichere Logic-Level-Aussage ableiten; dafuer sind vor allem R_DS(on)-Angaben, Transferkurven sowie Strom- und Temperaturbedingungen bei der tatsaechlichen Gate-Spannung relevant.

Kann ich den IXTP6N100D2 direkt in LTSpice verwenden?

Hauefig ja, aber nicht zwingend ohne Nacharbeit. Kopieren Sie die .model-Zeile aus der KiCad-Spice-Library in Ihre Netzliste und pruefen Sie Modellformat, Bibliothekseinbindung und Temperatur-/Optionsdefaults Ihres LTSpice-Setups. Das Modell verwendet das LEVEL-1-Format, das in vielen SPICE-Simulatoren grundsaetzlich bekannt ist.

Technologische Alternativen (NMOS)

Weitere Transistormodelle mit vergleichbarem Schwellenspannungs-Niveau (VTO):

Quellen und Referenzen

Methodik & Quellenprüfung

Inhalte basieren auf nachvollziehbaren Modellgleichungen, Normbezügen, Primärliteratur oder Hersteller-/Datenbankquellen. Quellenlinks wurden zuletzt am 3. April 2026 gegen offizielle Veröffentlichungen geprüft.