IRF9Z24S_L SPICE Modell — PMOS MOSFET Parameter | KennLab

SPICE-Modellparameter für den IRF9Z24S_L (PMOS MOSFET): VTO=-3.5, KP=200. Quelle: KiCad-Spice-Library.


MOSFET · PMOS · International Rectifier

Übersicht

Der IRF9Z24S_L ist ein PMOS MOSFET von International Rectifier. Die Schwellenspannung (VTO) beträgt -3.5 V ; das Modell führt zudem einen RON-Wert von 280.000 mΩ. Zusätzlich ist ein VDS-Parameter von 60 V hinterlegt.

Die nachfolgenden SPICE-Modellparameter stammen aus der Open-Source-Bibliothek KiCad-Spice-Library und lassen sich in vielen Faellen in LTSpice, ngspice oder QUCS einbinden. Ob ein Modell ohne Nacharbeit laeuft, haengt jedoch von Bibliothekseinbindung, Syntaxdetails und Simulatoroptionen ab. Das Modell verwendet das VDMOS/LEVEL-1 Format.

Ausgangskennlinienfeld (I_D vs V_DS)

Ausgangskennlinienfeld — IRF9Z24S_L V_DS [V] I_D [A] V_GS = 5V V_GS = 6V V_GS = 7V

Das Ausgangskennlinienfeld zeigt den Drainstrom I_D als Funktion der Drain-Source-Spannung V_DS für drei Gate-Spannungen. Der Übergang von der linearen zur Sättigungsregion laesst sich im Modell nachvollziehen. Nutzen Sie unseren MOSFET-Arbeitsbereich-Rechner für interaktive Analysen.

Einordnung & Anwendung

Typologie Feldeffekttransistor (MOSFET)
Polarität PMOS
Modell-Einordnung Mittlere VTO-Einordnung
Gate-Schwellenspannung (VTO) Mittel (-3.5 V)

VTO = -3.5 V liegt in einem mittleren Bereich. Das Modell deutet damit eher auf klassische Gate-Treiber-Spannungen hin, ersetzt aber keine Prüfung der R_DS(on)-Angaben bei der tatsächlich verfügbaren Gate-Spannung, der Strombelastung und des sicheren Arbeitsbereichs.

Hinweis: Diese Einordnung leitet sich aus wenigen SPICE-Kennwerten ab und ersetzt keine datenblatt-, thermik- oder schaltungsbezogene Eignungspruefung.

Gate-Kapazität & Treiberauslegung

Die eher geringe Eingangskapazität (CGS = 1.000 nF) deutet auf geringeren Umladebedarf hin. Ob eine direkte Ansteuerung ausreicht, hängt dennoch von Gate-Ladung, Pegelreserve, PWM-Frequenz und den zulässigen Schaltverlusten ab.

SPICE-Modellparameter

IRF9Z24S_L — MOSFET SPICE Parameter
ParameterSPICE-SchlüsselWert
Schwellenspannung VTO -3.5000V
Transkonduktanzkoeffizient KP 200.0000A/V²
Drain-Widerstand RD 112.000 mΩ
Source-Widerstand RS 84.000 mΩ
Gate-Widerstand RG 3.0000Ω
Drain-Source On-Widerstand RON 280.000 mΩ
Max. Gate-Drain Kapazität CGDMAX .2nF
Min. Gate-Drain Kapazität CGDMIN .08nF
Gate-Source Kapazität CGS 1.000 nF
Sperrschichtkapazität CJO .1nF
Sättigungsstrom IS 38.000 pA
Gate Ladung QG 19.000 nC
Max. Drain-Source Spannung VDS -60.0000V

SPICE .model Zeile

.model IRF9Z24S_L VDMOS(PCHAN (VTO=-3.5 KP=200 RD=0.112 RS=0.084 RG=3 CGDMAX=.2n CGDMIN=.08n CGS=1e-9 CJO=.1n IS=3.8e-11 RB=0.14 RON=0.28 QG=1.9e-8 VDS=-60)

Die obige Zeile kann in viele SPICE-Netzlisten (LTSpice, ngspice, QUCS) uebernommen werden. Vor dem produktiven Einsatz sollten Modellsyntax, Default-Temperaturen und Bibliothekspfade im verwendeten Simulator geprueft werden. Das Modell verwendet das VDMOS(PCHAN Format.

Hinweise zur Nutzung

1. Viele SPICE-Workflows starten mit einer nominalen Simulationstemperatur von 27°C. Massgeblich bleiben jedoch die Einstellungen des verwendeten Simulators (z.B. .temp, tnom) und die modellierten Temperaturkoeffizienten.

2. Kopieren Sie die .model-Zeile direkt in Ihre SPICE-Netzliste oder verwenden Sie unseren SPICE-Parameterextraktion Rechner.

3. Die Modellgenauigkeit kann je nach Hersteller-Charge variieren. Validieren Sie kritische Designs stets mit Datenblatt-Messungen.

MOSFET Arbeitsbereich Schnellrechner

PMOS-Parameter aus SPICE-Modell vorausgefüllt:

V
V
V
mA/V²
Id4000.000 mA
BereichLinear
Pd20000.00 mW
Erweiterten MOSFET-Rechner öffnen →

Häufig gestellte Fragen

Was bedeutet VTO=-3.5V beim IRF9Z24S_L?

VTO (Threshold Voltage) ist die modellierte Gate-Schwellenspannung, ab der im MOSFET-Modell Kanalstrom einsetzt. Beim IRF9Z24S_L liegt sie bei -3.5 V. Allein daraus laesst sich jedoch keine sichere Logic-Level-Aussage ableiten; dafuer sind vor allem R_DS(on)-Angaben, Transferkurven sowie Strom- und Temperaturbedingungen bei der tatsaechlichen Gate-Spannung relevant.

Kann ich den IRF9Z24S_L direkt in LTSpice verwenden?

Hauefig ja, aber nicht zwingend ohne Nacharbeit. Kopieren Sie die .model-Zeile aus der KiCad-Spice-Library in Ihre Netzliste und pruefen Sie Modellformat, Bibliothekseinbindung und Temperatur-/Optionsdefaults Ihres LTSpice-Setups. Das Modell verwendet das LEVEL-1-Format, das in vielen SPICE-Simulatoren grundsaetzlich bekannt ist.

Modelle mit niedrigerem modelliertem RDS(on)

Folgende Modelle liegen in ähnlichen Grundkategorien, zeigen im jeweiligen SPICE-Modell jedoch abweichende BF- bzw. RDS(on)-Tendenzen:

Technologische Alternativen (PMOS)

Weitere Transistormodelle mit vergleichbarem Schwellenspannungs-Niveau (VTO):

Quellen und Referenzen

Methodik & Quellenprüfung

Inhalte basieren auf nachvollziehbaren Modellgleichungen, Normbezügen, Primärliteratur oder Hersteller-/Datenbankquellen. Quellenlinks wurden zuletzt am 3. April 2026 gegen offizielle Veröffentlichungen geprüft.