Übersicht
Der FDC5614P ist ein PMOS MOSFET von Fairchild. Die Schwellenspannung (VTO) beträgt -1.85 V ; das Modell führt zudem einen RON-Wert von 105.000 mΩ. Zusätzlich ist ein VDS-Parameter von 60 V hinterlegt.
Die nachfolgenden SPICE-Modellparameter stammen aus der Open-Source-Bibliothek KiCad-Spice-Library und lassen sich in vielen Faellen in LTSpice, ngspice oder QUCS einbinden. Ob ein Modell ohne Nacharbeit laeuft, haengt jedoch von Bibliothekseinbindung, Syntaxdetails und Simulatoroptionen ab. Das Modell verwendet das VDMOS/LEVEL-1 Format.
Ausgangskennlinienfeld (I_D vs V_DS)
Das Ausgangskennlinienfeld zeigt den Drainstrom I_D als Funktion der Drain-Source-Spannung V_DS für drei Gate-Spannungen. Der Übergang von der linearen zur Sättigungsregion laesst sich im Modell nachvollziehen. Nutzen Sie unseren MOSFET-Arbeitsbereich-Rechner für interaktive Analysen.
Einordnung & Anwendung
Ein niedriger VTO-Wert (VTO = -1.85 V) kann im Modell auf ein früheres Einsetzen des Kanalstroms hindeuten. Für die Beurteilung einer 3.3V- oder 5V-Ansteuerung sind jedoch vor allem R_DS(on)-Kennwerte, Transferkurven, Stromniveau und Temperaturverhalten des konkreten Bauteils maßgeblich.
Hinweis: Diese Einordnung leitet sich aus wenigen SPICE-Kennwerten ab und ersetzt keine datenblatt-, thermik- oder schaltungsbezogene Eignungspruefung.
SPICE-Modellparameter
| Parameter | SPICE-Schlüssel | Wert |
|---|---|---|
| Schwellenspannung | VTO | -1.8500V |
| Transkonduktanzkoeffizient | KP | 8.0000A/V² |
| Kanallängenmodulation | LAMBDA | .021/V |
| Drain-Widerstand | RD | 42.000 mΩ |
| Source-Widerstand | RS | 10.500 mΩ |
| Gate-Widerstand | RG | 3.0000Ω |
| Drain-Source On-Widerstand | RON | 105.000 mΩ |
| Max. Gate-Drain Kapazität | CGDMAX | .34nF |
| Min. Gate-Drain Kapazität | CGDMIN | .05nF |
| Gate-Source Kapazität | CGS | .96nF |
| Sperrschichtkapazität | CJO | .96nF |
| Sättigungsstrom | IS | 17.000 pA |
| Gate Ladung | QG | 15.000 nC |
| Max. Drain-Source Spannung | VDS | -60.0000V |
SPICE .model Zeile
.model FDC5614P VDMOS(PCHAN (VTO=-1.85 KP=8 LAMBDA=.02 RD=0.042 RS=0.0105 RG=3 CGDMAX=.34n CGDMIN=.05n CGS=.96n CJO=.96n IS=1.7e-11 RB=0.021 RON=0.105 QG=1.5000000000000002e-8 VDS=-60) Die obige Zeile kann in viele SPICE-Netzlisten (LTSpice, ngspice, QUCS) uebernommen werden. Vor dem produktiven Einsatz sollten Modellsyntax, Default-Temperaturen und Bibliothekspfade im verwendeten Simulator geprueft werden. Das Modell verwendet das VDMOS(PCHAN Format.
Hinweise zur Nutzung
1. Viele SPICE-Workflows starten mit einer nominalen Simulationstemperatur von 27°C. Massgeblich bleiben jedoch die Einstellungen des verwendeten Simulators (z.B. .temp, tnom) und die modellierten Temperaturkoeffizienten.
2. Kopieren Sie die .model-Zeile direkt in Ihre SPICE-Netzliste oder verwenden Sie unseren SPICE-Parameterextraktion Rechner.
3. Die Modellgenauigkeit kann je nach Hersteller-Charge variieren. Validieren Sie kritische Designs stets mit Datenblatt-Messungen.
⚡ MOSFET Arbeitsbereich Schnellrechner
PMOS-Parameter aus SPICE-Modell vorausgefüllt:
Häufig gestellte Fragen
Was bedeutet VTO=-1.85V beim FDC5614P?
VTO (Threshold Voltage) ist die modellierte Gate-Schwellenspannung, ab der im MOSFET-Modell Kanalstrom einsetzt. Beim FDC5614P liegt sie bei -1.85 V. Allein daraus laesst sich jedoch keine sichere Logic-Level-Aussage ableiten; dafuer sind vor allem R_DS(on)-Angaben, Transferkurven sowie Strom- und Temperaturbedingungen bei der tatsaechlichen Gate-Spannung relevant.
Kann ich den FDC5614P direkt in LTSpice verwenden?
Hauefig ja, aber nicht zwingend ohne Nacharbeit. Kopieren Sie die .model-Zeile aus der KiCad-Spice-Library in Ihre Netzliste und pruefen Sie Modellformat, Bibliothekseinbindung und Temperatur-/Optionsdefaults Ihres LTSpice-Setups. Das Modell verwendet das LEVEL-1-Format, das in vielen SPICE-Simulatoren grundsaetzlich bekannt ist.
Modelle mit niedrigerem modelliertem RDS(on)
Folgende Modelle liegen in ähnlichen Grundkategorien, zeigen im jeweiligen SPICE-Modell jedoch abweichende BF- bzw. RDS(on)-Tendenzen:
Technologische Alternativen (PMOS)
Weitere Transistormodelle mit vergleichbarem Schwellenspannungs-Niveau (VTO):
Quellen und Referenzen
- KiCad-Spice-Library — LTSpice MOS.lib
- LTSpice Standard Model Library — Analog Devices