CSD25401Q3 SPICE Modell — PMOS MOSFET Parameter | KennLab

SPICE-Modellparameter für den CSD25401Q3 (PMOS MOSFET): VTO=-0.85, KP=—. Quelle: KiCad-Spice-Library.


MOSFET · PMOS

Übersicht

Der CSD25401Q3 ist ein PMOS MOSFET . Die Schwellenspannung (VTO) beträgt -0.85 V .

Die nachfolgenden SPICE-Modellparameter stammen aus der Open-Source-Bibliothek KiCad-Spice-Library und lassen sich in vielen Faellen in LTSpice, ngspice oder QUCS einbinden. Ob ein Modell ohne Nacharbeit laeuft, haengt jedoch von Bibliothekseinbindung, Syntaxdetails und Simulatoroptionen ab. Das Modell verwendet das VDMOS/LEVEL-1 Format.

Ausgangskennlinienfeld (I_D vs V_DS)

Ausgangskennlinienfeld — CSD25401Q3 V_DS [V] I_D [A] V_GS = 2V V_GS = 3V V_GS = 4V

Das Ausgangskennlinienfeld zeigt den Drainstrom I_D als Funktion der Drain-Source-Spannung V_DS für drei Gate-Spannungen. Der Übergang von der linearen zur Sättigungsregion laesst sich im Modell nachvollziehen. Nutzen Sie unseren MOSFET-Arbeitsbereich-Rechner für interaktive Analysen.

Einordnung & Anwendung

Typologie Feldeffekttransistor (MOSFET)
Polarität PMOS
Modell-Einordnung Niedrigere VTO-Einordnung
Gate-Schwellenspannung (VTO) Niedriger (-0.85 V)

Ein niedriger VTO-Wert (VTO = -0.85 V) kann im Modell auf ein früheres Einsetzen des Kanalstroms hindeuten. Für die Beurteilung einer 3.3V- oder 5V-Ansteuerung sind jedoch vor allem R_DS(on)-Kennwerte, Transferkurven, Stromniveau und Temperaturverhalten des konkreten Bauteils maßgeblich.

Hinweis: Diese Einordnung leitet sich aus wenigen SPICE-Kennwerten ab und ersetzt keine datenblatt-, thermik- oder schaltungsbezogene Eignungspruefung.

Gate-Kapazität & Treiberauslegung

Die relativ hohe Eingangskapazität (geschätzt/äquivalent CGS = 1.020 nF) weist auf erhöhten Umladebedarf am Gate hin. Für schnelle Flanken oder höhere PWM-Frequenzen ist daher oft ein dedizierter Gate-Treiber sinnvoll; der nötige Spitzenstrom hängt von Gate-Ladung, Taktfrequenz und gewünschter Flankenzeit ab.

SPICE-Modellparameter

CSD25401Q3 — MOSFET SPICE Parameter
ParameterSPICE-SchlüsselWert
Schwellenspannung VTO -850.000 mV
Kanallängenmodulation LAMBDA 1.000 m1/V
Drain-Widerstand RD 1.000 mΩ
Source-Widerstand RS 1.000 mΩ
Gate-Widerstand RG 500.000 mΩ
Max. Gate-Drain Kapazität CGDMAX 492.000 pF
Min. Gate-Drain Kapazität CGDMIN 127.000 pF
Gate-Source Kapazität CGS 1.020 nF
Sperrschichtkapazität CJO 100.000 pF
Transitzeit TT 25.000 ns
Sättigungsstrom IS 100.000 fA
Emissionskoeffizient N 1.0000

SPICE .model Zeile

.model CSD25401Q3 VDMOS(KP=50 (VTO=-0.85 LAMBDA=0.001 RD=0.001 RS=0.001 RG=0.5 CGDMAX=4.92e-10 CGDMIN=1.27e-10 CGS=1.02e-9 CJO=1e-10 TT=2.5000000000000002e-8 IS=1e-13 N=1 RB=0.002 A=0.13 M=0.212 VJ=0.1)

Die obige Zeile kann in viele SPICE-Netzlisten (LTSpice, ngspice, QUCS) uebernommen werden. Vor dem produktiven Einsatz sollten Modellsyntax, Default-Temperaturen und Bibliothekspfade im verwendeten Simulator geprueft werden. Das Modell verwendet das VDMOS(KP=50 Format.

Hinweise zur Nutzung

1. Viele SPICE-Workflows starten mit einer nominalen Simulationstemperatur von 27°C. Massgeblich bleiben jedoch die Einstellungen des verwendeten Simulators (z.B. .temp, tnom) und die modellierten Temperaturkoeffizienten.

2. Kopieren Sie die .model-Zeile direkt in Ihre SPICE-Netzliste oder verwenden Sie unseren SPICE-Parameterextraktion Rechner.

3. Die Modellgenauigkeit kann je nach Hersteller-Charge variieren. Validieren Sie kritische Designs stets mit Datenblatt-Messungen.

MOSFET Arbeitsbereich Schnellrechner

PMOS-Parameter aus SPICE-Modell vorausgefüllt:

V
V
V
mA/V²
Id14.823 mA
BereichSättigung
Pd74.11 mW
Erweiterten MOSFET-Rechner öffnen →

Häufig gestellte Fragen

Was bedeutet VTO=-0.85V beim CSD25401Q3?

VTO (Threshold Voltage) ist die modellierte Gate-Schwellenspannung, ab der im MOSFET-Modell Kanalstrom einsetzt. Beim CSD25401Q3 liegt sie bei -0.85 V. Allein daraus laesst sich jedoch keine sichere Logic-Level-Aussage ableiten; dafuer sind vor allem R_DS(on)-Angaben, Transferkurven sowie Strom- und Temperaturbedingungen bei der tatsaechlichen Gate-Spannung relevant.

Kann ich den CSD25401Q3 direkt in LTSpice verwenden?

Hauefig ja, aber nicht zwingend ohne Nacharbeit. Kopieren Sie die .model-Zeile aus der KiCad-Spice-Library in Ihre Netzliste und pruefen Sie Modellformat, Bibliothekseinbindung und Temperatur-/Optionsdefaults Ihres LTSpice-Setups. Das Modell verwendet das LEVEL-1-Format, das in vielen SPICE-Simulatoren grundsaetzlich bekannt ist.

Technologische Alternativen (PMOS)

Weitere Transistormodelle mit vergleichbarem Schwellenspannungs-Niveau (VTO):

Quellen und Referenzen

Methodik & Quellenprüfung

Inhalte basieren auf nachvollziehbaren Modellgleichungen, Normbezügen, Primärliteratur oder Hersteller-/Datenbankquellen. Quellenlinks wurden zuletzt am 3. April 2026 gegen offizielle Veröffentlichungen geprüft.