Übersicht
Der BSC010NE2LSI ist ein NMOS MOSFET von Infineon. Die Schwellenspannung (VTO) beträgt 2.33 V ; das Modell führt zudem einen RON-Wert von 1.050 mΩ. Zusätzlich ist ein VDS-Parameter von 25 V hinterlegt.
Die nachfolgenden SPICE-Modellparameter stammen aus der Open-Source-Bibliothek KiCad-Spice-Library und lassen sich in vielen Faellen in LTSpice, ngspice oder QUCS einbinden. Ob ein Modell ohne Nacharbeit laeuft, haengt jedoch von Bibliothekseinbindung, Syntaxdetails und Simulatoroptionen ab. Das Modell verwendet das VDMOS/LEVEL-1 Format.
Ausgangskennlinienfeld (I_D vs V_DS)
Das Ausgangskennlinienfeld zeigt den Drainstrom I_D als Funktion der Drain-Source-Spannung V_DS für drei Gate-Spannungen. Der Übergang von der linearen zur Sättigungsregion laesst sich im Modell nachvollziehen. Nutzen Sie unseren MOSFET-Arbeitsbereich-Rechner für interaktive Analysen.
Einordnung & Anwendung
Ein niedriger VTO-Wert (VTO = 2.33 V) kann im Modell auf ein früheres Einsetzen des Kanalstroms hindeuten. Für die Beurteilung einer 3.3V- oder 5V-Ansteuerung sind jedoch vor allem R_DS(on)-Kennwerte, Transferkurven, Stromniveau und Temperaturverhalten des konkreten Bauteils maßgeblich.
Hinweis: Diese Einordnung leitet sich aus wenigen SPICE-Kennwerten ab und ersetzt keine datenblatt-, thermik- oder schaltungsbezogene Eignungspruefung.
Gate-Kapazität & Treiberauslegung
Die relativ hohe Eingangskapazität (geschätzt/äquivalent CGS = 4.030 nF) weist auf erhöhten Umladebedarf am Gate hin. Für schnelle Flanken oder höhere PWM-Frequenzen ist daher oft ein dedizierter Gate-Treiber sinnvoll; der nötige Spitzenstrom hängt von Gate-Ladung, Taktfrequenz und gewünschter Flankenzeit ab.
SPICE-Modellparameter
| Parameter | SPICE-Schlüssel | Wert |
|---|---|---|
| Schwellenspannung | VTO | 2.3300V |
| Transkonduktanzkoeffizient | KP | 852.9000A/V² |
| Kanallängenmodulation | LAMBDA | 90.000 m1/V |
| Drain-Widerstand | RD | 420.000 µΩ |
| Source-Widerstand | RS | 236.000 µΩ |
| Drain-Source On-Widerstand | RON | 1.050 mΩ |
| Max. Gate-Drain Kapazität | CGDMAX | 1.500 nF |
| Min. Gate-Drain Kapazität | CGDMIN | 84.000 pF |
| Gate-Source Kapazität | CGS | 4.030 nF |
| Sperrschichtkapazität | CJO | 4.950 nF |
| Transitzeit | TT | 1.000 ps |
| Sättigungsstrom | IS | 51.161 nA |
| Emissionskoeffizient | N | 1.1200 |
| Gate Ladung | QG | 29.000 nC |
| Max. Drain-Source Spannung | VDS | 25.0000V |
SPICE .model Zeile
.model BSC010NE2LSI VDMOS(RG=0.6 (VTO=2.33 KP=852.9 LAMBDA=0.09 RD=0.00041999999999999996 RS=0.000236 CGDMAX=1.5000000000000002e-9 CGDMIN=8.4e-11 CGS=4.03e-9 CJO=4.9500000000000005e-9 TT=1e-12 IS=5.11615e-8 N=1.12 RB=0.00159 RON=0.0010500000000000002 QG=2.9e-8 VDS=25 A=0.6 M=0.75 VJ=2.5) Die obige Zeile kann in viele SPICE-Netzlisten (LTSpice, ngspice, QUCS) uebernommen werden. Vor dem produktiven Einsatz sollten Modellsyntax, Default-Temperaturen und Bibliothekspfade im verwendeten Simulator geprueft werden. Das Modell verwendet das VDMOS(RG=0.6 Format.
Hinweise zur Nutzung
1. Viele SPICE-Workflows starten mit einer nominalen Simulationstemperatur von 27°C. Massgeblich bleiben jedoch die Einstellungen des verwendeten Simulators (z.B. .temp, tnom) und die modellierten Temperaturkoeffizienten.
2. Kopieren Sie die .model-Zeile direkt in Ihre SPICE-Netzliste oder verwenden Sie unseren SPICE-Parameterextraktion Rechner.
3. Die Modellgenauigkeit kann je nach Hersteller-Charge variieren. Validieren Sie kritische Designs stets mit Datenblatt-Messungen.
⚡ MOSFET Arbeitsbereich Schnellrechner
NMOS-Parameter aus SPICE-Modell vorausgefüllt:
Häufig gestellte Fragen
Was bedeutet VTO=2.33V beim BSC010NE2LSI?
VTO (Threshold Voltage) ist die modellierte Gate-Schwellenspannung, ab der im MOSFET-Modell Kanalstrom einsetzt. Beim BSC010NE2LSI liegt sie bei 2.33 V. Allein daraus laesst sich jedoch keine sichere Logic-Level-Aussage ableiten; dafuer sind vor allem R_DS(on)-Angaben, Transferkurven sowie Strom- und Temperaturbedingungen bei der tatsaechlichen Gate-Spannung relevant.
Kann ich den BSC010NE2LSI direkt in LTSpice verwenden?
Hauefig ja, aber nicht zwingend ohne Nacharbeit. Kopieren Sie die .model-Zeile aus der KiCad-Spice-Library in Ihre Netzliste und pruefen Sie Modellformat, Bibliothekseinbindung und Temperatur-/Optionsdefaults Ihres LTSpice-Setups. Das Modell verwendet das LEVEL-1-Format, das in vielen SPICE-Simulatoren grundsaetzlich bekannt ist.
Modelle mit niedrigerem modelliertem RDS(on)
Folgende Modelle liegen in ähnlichen Grundkategorien, zeigen im jeweiligen SPICE-Modell jedoch abweichende BF- bzw. RDS(on)-Tendenzen:
Technologische Alternativen (NMOS)
Weitere Transistormodelle mit vergleichbarem Schwellenspannungs-Niveau (VTO):
Quellen und Referenzen
- KiCad-Spice-Library — LTSpice MOS.lib
- LTSpice Standard Model Library — Analog Devices